Signalintegrität mit Altium Designer - Design Rules Übersicht
Nachfolgend die Aufstellung der Regeln und Spezifikationen der Simulationsparameter in Altium Designer.
Flight Time-Falling Edge
Diese Regel spezifiziert die maximal erlaubte Signalverzögerung auf der abfallenden Flanke des Signals.
Die Flight Time-Falling Edge ist die Signalverzögerung, die sich durch die Leiterplattenstruktur (Leiterbahn und Basismaterial) ergibt.
Sie berechnet sich wie folgt: Zeit, die benötigt wird um den gewählten Input auf Threshold Level zu bringen, minus der Zeit, die benötigt wird um eine (direkt mit dem Output verbundene) Referenz-Last auf Threshold-Level zu bringen.
Flight Time-Rising Edge
Diese Regel spezifiziert die maximal erlaubte Signalverzögerung auf der ansteigenden Flanke des Signals.
Die Flight Time-Rising Edge ist die Signalverzögerung, die sich durch die Verbindungsstruktur ergibt. Sie berechnet sich wie folgt: Zeit, die benötigt wird um den aktuellen Input auf Threshold Level zu bringen, minus der Zeit, die benötigt wird um eine (direkt mit dem Output verbunden) Referenz-Last auf Threshold-Level zu bringen.
Impedance Constraint
Diese Regel spezifiziert die minimal und maximal erlaubte Netz-Impedanz
Die Netz-Impedanz ist eine Funktion der Leiterbahn Geometrie, der Leitfähigkeit, dem umgebenden dielektrischen Material (Basismaterial wie z.B. Epoxid, Multilayer-Auslegung, Solder Mask etc.) und der physikalischen Geometrie des Boards (Abstand zu anderen Leiterbahnen in der Z-Plane).
Layer Stack
Im Layer Stack wird das Layer Stacking definiert, das bei der 5.1-Analyse verwendet wird. Impedanz und Abstand, die physikalischen Größen eines jeden Layers. Die benötigten Layer werden hier eingeschalten, deren Reihenfolge und Größe pro Layer definiert. Für die Signal lntegrity-Analyse bedarf es einer Ground-Plane! Fehlt diese, so geht das Signal lntegrity-Tool von einer Ground-Plane aus, und es kann zu falschen oder zumindest ungenauen Ergebnissen führen.
Overshoot-Falling Edge
Diese Regel spezifiziert das maximal erlaubte Überschwingen
(ringing below the base value) auf der abfallenden Flanke des Signals.
Overshoot-Rising Edge
Diese Regel spezifiziert das maximal erlaubte Überschwingen
(ringing above the top value) auf der ansteigenden Flanke des Signals.
Signal Base Value
Der "Signal Base Value" ist der Spannungswert, den ein Signal im Low-Status einnimmt.
Hier wird der maximal erlaubte Basis-Wert angeben.
Signal Stimulus
Signal-Quelle, mit der die Anregung der Netze erfolgt.
Signal Top Value
Der "Signal Top Value" ist der Spannungswert, den das Signal im High-Status einnimmt. Hier wird der minimal erlaubte Top-Wert angeben.
Slope-Falling Edge
Die "Slope-Falling Edge" bezeichnet die Zeit, die ein Signal benötigt, um vom Threshold-Wert zu einem gültigen Low-Wert zu fallen.
Slope-Rising Edge
Die Regel spezifiziert die maximal erlaubte Slope-Zeit
Die "Slope-Rising Edge" bezeichnet die Zeit, die ein Signal benötigt, um vom Threshold-Wert zu einem gültigen High-Wert zu steigen.
Supply Nets
Hier werden die Versorgungsnetze angegeben und die entsprechen Spannungen zugeordnet.
Undershoot-Falling Edge
Die "Undershoot-Falling Edge" spezifiziert das maximal erlaubte Unterschwingen (ringing above the base value) auf der abfallenden Flanke des Signals.
Undershoot-Rising Edge
Die "Undershoot-Rising Edge" spezifiziert das maximal erlaubte Unterschwingen (ringing below the top value) auf der ansteigenden Flanke des Signals.